diff --git a/library/util_axis_fifo/util_axis_fifo_ip.tcl b/library/util_axis_fifo/util_axis_fifo_ip.tcl index bfe85072f..5df462414 100644 --- a/library/util_axis_fifo/util_axis_fifo_ip.tcl +++ b/library/util_axis_fifo/util_axis_fifo_ip.tcl @@ -35,7 +35,7 @@ adi_add_bus "m_axis" "master" \ } adi_add_bus_clock "m_axis_aclk" "m_axis" "m_axis_aresetn" -adi_add_bus_clock "s_axis_aclk" "s_axis" "m_axis_aresetn" +adi_add_bus_clock "s_axis_aclk" "s_axis" "s_axis_aresetn" ## TODO: Validate RD_ADDRESS_WIDTH