parent
4b6968c2af
commit
8dad54b6e3
|
@ -275,6 +275,7 @@ module system_top (
|
||||||
wire [ 4:0] gpio_status_i;
|
wire [ 4:0] gpio_status_i;
|
||||||
wire [ 4:0] gpio_status_o;
|
wire [ 4:0] gpio_status_o;
|
||||||
wire [ 4:0] gpio_status_t;
|
wire [ 4:0] gpio_status_t;
|
||||||
|
wire [31:0] mb_intrs;
|
||||||
|
|
||||||
// adc-dac data
|
// adc-dac data
|
||||||
|
|
||||||
|
@ -516,6 +517,32 @@ module system_top (
|
||||||
.hdmi_vsync (hdmi_vsync),
|
.hdmi_vsync (hdmi_vsync),
|
||||||
.iic_main_scl_io (iic_scl),
|
.iic_main_scl_io (iic_scl),
|
||||||
.iic_main_sda_io (iic_sda),
|
.iic_main_sda_io (iic_sda),
|
||||||
|
.mb_intr_10 (mb_intrs[10]),
|
||||||
|
.mb_intr_11 (mb_intrs[11]),
|
||||||
|
.mb_intr_12 (mb_intrs[12]),
|
||||||
|
.mb_intr_13 (mb_intrs[13]),
|
||||||
|
.mb_intr_14 (mb_intrs[14]),
|
||||||
|
.mb_intr_15 (mb_intrs[15]),
|
||||||
|
.mb_intr_16 (mb_intrs[16]),
|
||||||
|
.mb_intr_17 (mb_intrs[17]),
|
||||||
|
.mb_intr_18 (mb_intrs[18]),
|
||||||
|
.mb_intr_19 (mb_intrs[19]),
|
||||||
|
.mb_intr_20 (mb_intrs[20]),
|
||||||
|
.mb_intr_21 (mb_intrs[21]),
|
||||||
|
.mb_intr_22 (mb_intrs[22]),
|
||||||
|
.mb_intr_23 (mb_intrs[23]),
|
||||||
|
.mb_intr_24 (mb_intrs[24]),
|
||||||
|
.mb_intr_25 (mb_intrs[25]),
|
||||||
|
.mb_intr_26 (mb_intrs[26]),
|
||||||
|
.mb_intr_27 (mb_intrs[27]),
|
||||||
|
.mb_intr_28 (mb_intrs[28]),
|
||||||
|
.mb_intr_29 (mb_intrs[29]),
|
||||||
|
.mb_intr_30 (mb_intrs[30]),
|
||||||
|
.mb_intr_31 (mb_intrs[31]),
|
||||||
|
.axi_ad9144_dma_intr (mb_intrs[13]),
|
||||||
|
.axi_ad9680_dma_intr (mb_intrs[12]),
|
||||||
|
.axi_daq2_gpio_intr (mb_intrs[11]),
|
||||||
|
.axi_daq2_spi_intr (mb_intrs[10]),
|
||||||
.iic_rstn (iic_rstn),
|
.iic_rstn (iic_rstn),
|
||||||
.mdio_mdc (mdio_mdc),
|
.mdio_mdc (mdio_mdc),
|
||||||
.mdio_mdio_io (mdio_mdio_io),
|
.mdio_mdio_io (mdio_mdio_io),
|
||||||
|
@ -551,10 +578,7 @@ module system_top (
|
||||||
.tx_sync (tx_sync),
|
.tx_sync (tx_sync),
|
||||||
.tx_sysref (tx_sysref),
|
.tx_sysref (tx_sysref),
|
||||||
.uart_sin (uart_sin),
|
.uart_sin (uart_sin),
|
||||||
.uart_sout (uart_sout),
|
.uart_sout (uart_sout));
|
||||||
.unc_int0 (1'b0),
|
|
||||||
.unc_int1 (1'b0),
|
|
||||||
.unc_int4 (1'b0));
|
|
||||||
|
|
||||||
endmodule
|
endmodule
|
||||||
|
|
||||||
|
|
|
@ -270,6 +270,7 @@ module system_top (
|
||||||
wire adc_enable_1;
|
wire adc_enable_1;
|
||||||
wire adc_valid_0;
|
wire adc_valid_0;
|
||||||
wire adc_valid_1;
|
wire adc_valid_1;
|
||||||
|
wire [15:0] ps_intrs;
|
||||||
|
|
||||||
// adc-dac data
|
// adc-dac data
|
||||||
|
|
||||||
|
@ -521,6 +522,22 @@ module system_top (
|
||||||
.hdmi_vsync (hdmi_vsync),
|
.hdmi_vsync (hdmi_vsync),
|
||||||
.iic_main_scl_io (iic_scl),
|
.iic_main_scl_io (iic_scl),
|
||||||
.iic_main_sda_io (iic_sda),
|
.iic_main_sda_io (iic_sda),
|
||||||
|
.ps_intr_0 (ps_intrs[0]),
|
||||||
|
.ps_intr_1 (ps_intrs[1]),
|
||||||
|
.ps_intr_10 (ps_intrs[10]),
|
||||||
|
.ps_intr_11 (ps_intrs[11]),
|
||||||
|
.ps_intr_12 (ps_intrs[12]),
|
||||||
|
.ps_intr_13 (ps_intrs[13]),
|
||||||
|
.ps_intr_2 (ps_intrs[2]),
|
||||||
|
.ps_intr_3 (ps_intrs[3]),
|
||||||
|
.ps_intr_4 (ps_intrs[4]),
|
||||||
|
.ps_intr_5 (ps_intrs[5]),
|
||||||
|
.ps_intr_6 (ps_intrs[6]),
|
||||||
|
.ps_intr_7 (ps_intrs[7]),
|
||||||
|
.ps_intr_8 (ps_intrs[8]),
|
||||||
|
.ps_intr_9 (ps_intrs[9]),
|
||||||
|
.axi_ad9144_dma_intr (ps_intrs[12]),
|
||||||
|
.axi_ad9680_dma_intr (ps_intrs[13]),
|
||||||
.rx_data_n (rx_data_n),
|
.rx_data_n (rx_data_n),
|
||||||
.rx_data_p (rx_data_p),
|
.rx_data_p (rx_data_p),
|
||||||
.rx_ref_clk (rx_ref_clk),
|
.rx_ref_clk (rx_ref_clk),
|
||||||
|
|
Loading…
Reference in New Issue